数据发送系统结构

数据发送系统结构为解决传统的高分辨率平板显示系统数据视频界面强电磁干扰、高功耗等问题

该发送系统包括4 个视频数据发送通道, 传统的数字视频界面随着数据传输率的提高, 会产生难以解决的高电磁干扰、高功耗问题

电荷泵锁相环及参考源是公用的

每一路通道由7:1并-串转换器、低压差分电流模驱动器构成

系统时钟经电荷泵锁相环产生7相与系统时钟频率相同的时钟M -CLK(n)n=1, 2, … , 7, 用以控制7:1并-串转换器, 利用相邻两相时钟上升沿的间隔, 将7路并行数据转换为串行数据

被串行化的数据控制低压差分电流模驱动器输出电流的方向, 在平衡电缆对上产生摆幅约350mV 的差分信号

系统时钟经第5 个驱动器也转换为LVDS 信号,与4 路低压差分数据及控制输出信号一起发送给平板显示控制专用芯片

参考源为低压差分电流模驱动器提供稳定的参考电压, 并自适应地调节驱动器的输出电流, 使输出摆幅在工艺、电源电压、温度变化时仍能保持恒定

系统的时钟频率为32MHz ~112MHz ,7 :1 并-串转换器使每路通道数据传输率为224Mb/s ~784Mb/s,故系统总的数据传输率为112Mb/s ~392Mb/s,可满足高分辨率如SXGA 显示器的要求

PWDN 信号为系统提供省电模式,4 个控制信号HSYNC 、VSYNC 、CNTL1、CNTL2 用于视频信号的水平、垂直同步及处理

24 位RGB 像素数据与4 位控制信号分为4 路并行传输

整个系统采用0.18μm CMOS 工艺模型设计,并、串结合的体系结构及低摆幅差分输出驱动器, 使得该视频数据发送界面具有低成本、低功耗、高可靠性等特点, 适合于三维动画, 多媒体等高速、高清晰度视频系统的通讯接口要求

以上内容由大学时代综合整理自互联网,实际情况请以官方资料为准。

相关